Tugas Pendahuluan Modul 1







Tugas Pendahuluan Percobaan 2

1. Kondisi   B  A  C  K   ]

Modul 1, Percobaan 1, No. 8
Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 2, 3 input dan 4 input, kemudian      gerbang NOR dengan 2 dan 4 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir              rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.
          
2. Gambar Rangkaian Simulasi B  A  C  K   ]


    Gambar 1. Rangkaian sebelum disimulasikan 

Gambar 2. Rangkaian saat disimulasikan



3. Video Simulasi    B  A  C  K   ]




         

4. Prinsip Kerja Rangkaian    B  A  C  K   ]

Diketahui pada rangkaian terdapat 3 buat input saklar SPDT dengan masing-masing kakinya logika 1 dan 0. Kemudian, terdapat 3 gerbang NAND dengan 2, 3, dan 4 input; 2 gerbang NOR dengan 2 dan 4 input; 1 gerbang XOR dan XNOR serta Logic Probe.


Gerbang NAND memiliki logika yang berlawanan dengan Gerbang logika AND. Dimana, pada gerbang AND jika kedua input berlogika '1', maka output nya '1'. Berdasarkan rangkaian, input yang dimasukkan adalah '1', '0', dan '0'. Maka, semua output dari ketiga gerbang NAND berlogika '1'.

Kemudian, output ketiga gerbang NAND memasuki ke kaki input kedua gerbang NOR. Diketahui bahwa gerbang NOR memiliki logika yang berlawanan dengan Gerbang OR. Dimana, pada gerbang OR jika salah satu input atau kedua input berlogika '1' maka outputnya berlogika '1'. Dari rangkaian, didapatkan bahwa gerbang NOR (U4) memiliki kedua inputnya berlogika 1 dari U2 dan U3. Kemudian, gerbang NOR (U5) memiliki 3 input berlogika 1'' dari ketiga output gerbang NAND dan '1' input logika '0' dari ground. Maka, didapatkan bahwa kedua gerbang NOR tersebut menghasilkan output berlogika '0'. 

Selanjutnya, output kedua gerbang NOR memasuki kaki input gerbang XOR. Dimana, pada gerbang XOR logikanya adalah jika salah satu input berlogika '1' dan input lainnya berlogika '0' maka outputnya berlogika '1'. Dari rangkaian didapatkan pada gerbang XOR kedua inputnya berlogika '0' dan '0' dari output U4 dan U5 sehingga outputnya berlogika '0'.

Kemudian, output gerbang XOR memasuki kaki input gerbang XNOR. Diketahui bahwa gerbang logika XNOR memiliki logika yang berlawanan dengan gerbang logika XOR. Dari rangkaian, gerbang XNOR memiliki kedua inputnya berlogika '0' dan '0' sehingga outputnya berlogika '1'. Output XNOR ditampilkan oleh Logic Probe.

5. Link Download    [  B  A  C  K   ]

Rangkaian Simulasi                                          Download
Video Simulasi                                                  Download
File HTML                                                        Download






Tidak ada komentar:

Posting Komentar